PCEVA,PC绝对领域,探寻真正的电脑知识
开启左侧

ZEN4锐龙核心数、新型软件定义处理器

[复制链接]
绝对有料 发表于 2021-7-15 14:49 | 显示全部楼层 |阅读模式
点击数:371|回复数:0
新一轮“核”战谁能笑到最后?
由AMD锐龙发起的核心数量大战让英特尔措手不及,甚至不得不暂停了HEDT高端桌面平台的换代发展。在当代锐龙5000系列中,AMD并没有在盲目地向CPU中塞入更多核心,而是通过提升效率来改进性能。最新的消息显示,ZEN4架构的锐龙7000仍将延续这一路线。
image1.jpeg


据ExecutableFix和Patrick Schur爆料,代号Raphael的锐龙7000处理器(ZEN4架构、5纳米制程)依然提供最多16个核心,而不是之前传言的最多24个。

image2.jpg

Raphael使用两个研发代号为Durango的CCD芯片,每个CCD中包含最多8个核心和32MB L3缓存。据说顶级型号的Raphael将具备170W TDP,相比当代Ryzen 9 5950X的120W有明显上升。现在还不清楚新增的RDNA2核显对TDP的影响具体有多少。

一方面是AMD的核心数量不变,另一方面英特尔正在将big.LITTLE全线应用到移动和桌面处理器中。第12代酷睿Alder Lake将提供16核心型号(8个大核心+8个小核心)、第13代酷睿Raptor Lake则传言会有24核心型号(8个大核心+16个小核心)。虽然性能还无法预测,至少在核心数量上英特尔明年应该会取得优势。

初创公司尝试“重新发明”CPU:
CPU的架构已经有x86、ARM、RISV-V、PPC、SPARC等很多种,为什么我们还需要一个全新的架构?刚刚获得1600万美元A轮融资的初创公司Ascenium有自己的答案:软件定义的处理器在性能和电源效率方面将全面超越现有的CPU架构。

image3.jpeg

Ascenium认为,在当前的CPU架构之下,估计有大约50%的CPU指令与通过流水线的数据移动有关,指令和移动占用了处理器的时间和功率预算,耗费大量晶体管却只能带来很小的性能提升。
image4.jpeg

Ascenium的Aptos处理器使用了基于LLVM编译器创建的、由编译器驱动的并行处理架构。在架构中嵌入基于编译器的软件解决方案,允许Aptos解释工作负载指令并将他们分配到处理资源中,使并行化的工作量更接近理论最大值。

将原有CPU架构完全推倒重来,风险巨大,当然如果能够成功的话收益同样巨大。


您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 返回顶部