正在为新一代PCIe 4.0固态硬盘在双11期间到来而欢呼雀跃?下下一代PCIe 6.0标准已经进入完整草案阶段了!256GB/s的高速传输速率正向我们迎面飞来!
PCI-SIG刚刚发布了PCIe 6.0规范的0.7版。每个PCIe规范都拥有5个主要节点:0.3版本确定概念,在草案中描述目标(如PCIe 6.0的目标是64GT/s数据传输率)以及实现这些目标准备使用的方法(如PCIe 6.0将要采用PAM4信令和FEC前向纠错)。0.5版本作为初稿,必须完全解决0.3版本中设定的目标,并包括所有体系结构方面的要求,PCI-SIG的成员可以继续为其添加新功能。
PCIe 6.0规范刚刚达到的0.7版本属于“完整草案”,在这一版本之后将不再有新增的功能,工作转向测试芯片和对电气规范进行验证。下一个0.9版本将是最终草案,PCI-SIG成员对技术进行内部评估并获取知识产权。最后的1.0是最终版本,此后的所有更改和增强都必须通过勘误表文档和工程更改通知(ECN)。
PCIe 6.0使用PAM4脉冲幅度调制取代不归零NRZ编码NRZ编码用高低电平表达0和1,类似于SLC闪存的每个单元存储1个比特数据;PAM4使用了4个信号电平,能够编码四种两位数据:00/01/10/11,类似于MLC闪存的每个单元能够存储2个比特数据。PAM4编码使得PCIe 6.0无需增加频率就能传输更多的数据,避免了更短的信号走线长度限制。
PAM4使用了四个信号电平,自然也会像MLC闪存那样面临比SLC更高的纠错需求。在高速数据通信当中,频繁的出错和数据重传是不可接受的。PCI SIG将在PCIe 6.0中首次引入FEC前向纠错,并且对传输延迟进行了严格限定(<10ns)。
好消息:即便发展到了PCIe 6.0,它依然保持了对最早PCIe 1.0的向下兼容。坏消息:路要一步一步走,PCIe 5.0还没来呢,不要想着等PCIe 6.0实用化后再换电脑啦。
|