PCEVA,PC绝对领域,探寻真正的电脑知识
12
返回列表 发新帖
打印 上一主题 下一主题
开启左侧

AMD Ryzen 1950X开盖:内有2个假Die

[复制链接]
21#
feiying2222 发表于 2017-7-31 18:55 | 只看该作者
royalk 发表于 2017-7-31 17:16
另外两个die并不是摆设。4个核心的PCIE控制器都是启用的,所以才会有64个PCIE。 ...

超能网:http://www.expreview.com/55985.html
“另外Ryzen Threadripper所用的Die不是EPYC的,而是挑选桌面版Ryzen处理器里面最好的5%来用的,超频能力普遍比现在的Ryzen处理器好,在1.325-1.35V电压下就能超到4.2到4.4GHz,现在的Ryzen处理器普遍要加到1.4V以上才能上4GHz,Ryzen Threadripper 1950X超频前R15得分为3000出头,超频后是3500分,提升相当明显。”

这个可能吗?感觉有点坑爹+搞笑呢?4.2的Threadripper得多少功耗啊?

22#
royalk 发表于 2017-8-1 11:43 | 只看该作者
feiying2222 发表于 2017-7-31 18:55
超能网:http://www.expreview.com/55985.html
“另外Ryzen Threadripper所用的Die不是EPYC的,而是挑选 ...

有可能,参考以前的K8 Opteron,体质普遍比Athlon好。毕竟是服务器等级筛选的die。

而且,超的高不一定只是die好的问题,LGA电气性能是比针脚要好的,而且X399主板的供电用料普遍比X370 B350这些要好。
23#
royalk 发表于 2017-8-1 11:44 | 只看该作者
菲尼克斯 发表于 2017-7-31 18:24
问一下一个核心提供多少个PCIE

16个啊
24#
feiying2222 发表于 2017-8-1 15:53 | 只看该作者
royalk 发表于 2017-8-1 11:43
有可能,参考以前的K8 Opteron,体质普遍比Athlon好。毕竟是服务器等级筛选的die。

而且,超的高不一定只 ...

哎,还是这里能讨论点东西,隔壁论坛我发这个信息被喷死了,而且居然被管理禁言了
25#
mercuryfall 发表于 2017-8-2 15:16 | 只看该作者
本帖最后由 mercuryfall 于 2017-8-2 15:18 编辑

并不是16个每核心,参考EPYC。
每个EPYC处理器是128条PCIE,双路使用的时候拿出64条复用为Infinity Fabric(主频高于PCIE)来作为两个CPU之间的互联通道,也就是不论单路还是双路,都是128条PCIE。
因此,每Die的通道数量应该是对外32条PCIE,其中16条可复用为Infinity Fabric用于芯片间通讯,对内48条Infinity Fabric,用于同片上其他3个Die通讯。


ThreadRipper内部Die的数量砍半,PCIE数量同样砍半为64条是完全正常的,不需要另外两个Die提供额外的通道。
如果考虑理论上限的话,ThreadRipper反而因为砍掉了2个Die可以释放2条内部通讯用的Infinity Fabric,理论上可以做到总计128条对外的PCIE通道。


26#
royalk 发表于 2017-8-2 15:59 | 只看该作者
mercuryfall 发表于 2017-8-2 15:16
并不是16个每核心,参考EPYC。
每个EPYC处理器是128条PCIE,双路使用的时候拿出64条复用为Infinity Fabric ...

那单die的ryzen 为什么只开放16个PCIE呢?是屏蔽了一半,还是EPYC复用了?
另外无论那两个摆设die用不用通讯,内部IF总线的走线都没变,这个应该动不了,PCIE也不能释放出来。


27#
DGX 发表于 2017-8-2 16:34 | 只看该作者
royalk 发表于 2017-8-2 15:59
那单die的ryzen 为什么只开放16个PCIE呢?是屏蔽了一半,还是EPYC复用了?
另外无论那两个摆设die用不用 ...

PGA1331针脚只允许这么多Lane
LGA4094这么多针脚不是白加的




28#
mercuryfall 发表于 2017-8-2 17:25 | 只看该作者
royalk 发表于 2017-8-2 15:59
那单die的ryzen 为什么只开放16个PCIE呢?是屏蔽了一半,还是EPYC复用了?
另外无论那两个摆设die用不用 ...

单Die的Ryzen也并不是16个啊,是24个。其中16个用于连接GPU、4个用于M.2、另外4个用于连接芯片组。

无论如何单路EPYC就是128个PCIE,这点是没错的,砍掉一半就是64个。
29#
royalk 发表于 2017-8-2 17:50 | 只看该作者
mercuryfall 发表于 2017-8-2 17:25
单Die的Ryzen也并不是16个啊,是24个。其中16个用于连接GPU、4个用于M.2、另外4个用于连接芯片组。

无论 ...

忽略SOC那部分。。

对了,还不知道EPYC的SOC部分是怎么算的呢。
30#
mercuryfall 发表于 2017-8-2 18:09 | 只看该作者
royalk 发表于 2017-8-2 17:50
忽略SOC那部分。。

对了,还不知道EPYC的SOC部分是怎么算的呢。

EPYC是告诉你总共就128条PCIE通道,随便怎么分配。

比如AMD在发布会上给的典型实例就是单路EPYC配6个全速的GPU+8个硬盘;如果不用GPU,可以插满32条M.2的SSD,全都跑在X4的速度。
31#
baiwpwp 发表于 2017-8-2 21:51 | 只看该作者
hzq21 发表于 2017-7-28 16:46
把另外两个敲碎试试。。好吧,不知碎哪个。。

拍x光透视一下,硅基应该透得过去
32#
xaaaaaaaaaaaaaa 发表于 2017-8-3 22:09 | 只看该作者
mercuryfall 发表于 2017-8-2 17:25
单Die的Ryzen也并不是16个啊,是24个。其中16个用于连接GPU、4个用于M.2、另外4个用于连接芯片组。

无论 ...

开核的这个小哥的猜测前后矛盾。
如果TR用的DIE和EPYC不一样,那么应该是24 X 2 = 48 个通道.
如果用的DIE和EPYC的一样,那倒是只需要两个DIE就能实现64个通道。

33#
kysoft 发表于 2017-8-9 14:29 | 只看该作者
X光看一下就知道了……
34#
xtcow 发表于 2017-8-13 22:35 | 只看该作者
小钻风 发表于 2017-7-30 13:43
注意看图,核心边上的电容两个对角的核心旁边外面一层是空焊的

对的,对的,对的

35#
blackdove 发表于 2017-8-13 23:26 | 只看该作者
feiying2222 发表于 2017-7-31 18:55
超能网:http://www.expreview.com/55985.html
“另外Ryzen Threadripper所用的Die不是EPYC的,而是挑选 ...

可能啊,Threadripper的步进也是b1的。EPYC是b2.
特挑的u也没有Ryzen 发现的段错误。
36#
Mufasa 发表于 2017-8-13 23:59 | 只看该作者
如果真是用来占位置,铜片就可以了,不需要用硅片,硅片比铜片贵多了。。。。

装4个硅片,只有一种可能,方便阉割。
现在AMD是为了赶首发,开两个完整芯片,另外两个只开外围控制器。
以后会有多种多样的玩法。。。。
37#
dongyi945 发表于 2017-8-14 12:28 | 只看该作者
开核吗?
滑稽。。。。。。。。。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

快速回复 返回顶部